СПОСОБ ЛОГИКО - ДИНАМИЧЕСКОГО ПРОЦЕССА СУММИРОВАНИЯ ПОЗИЦИОННЫХ АРГУМЕНТОВ АНАЛОГОВЫХ СИГНАЛОВ [ni]f(2n) И [mi]f(2n) С ПРИМЕНЕНИЕМ АРИФМЕТИЧЕСКИХ АКСИОМ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0, - 1) И ФОРМИРОВАНИЕМ РЕЗУЛЬТИРУЮЩЕЙ СУММЫ АНАЛОГОВЫХ СИГНАЛОВ [Sj]f(2n) В ПОЗИЦИОННОМ ФОРМАТЕ (РУССКАЯ ЛОГИКА)
УЭЙКЕРЛИ ДЖ. Проектирование цифровых устройств, т.1. - М.: Постмаркет, 2002, с.508, рис.5.91. RU 2380741 C1, 27.01.2010. RU 2375742 C2, 10.12.2009. SU 1727120 A1, 15.04.1992. JP 2005078611 A, 24.03.2005. JP 1304532 A, 08.12.1989.
Имя заявителя:
Петренко Лев Петрович (UA)
Изобретатели:
Петренко Лев Петрович (UA)
Патентообладатели:
Петренко Лев Петрович (UA)
Реферат
Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств, выполняющих операции логического суммирования позиционных аргументов аналоговых сигналов. Техническим результатом является повышение быстродействия. Способ включает этапы: формируют первую и вторую промежуточные суммы посредством логических операций ИЛИ и И, формируют первую промежуточную структуру аргументов аналоговых сигналов, преобразуя неактивный аргумент второй промежуточной суммы в активный положительный и условно отрицательный аргумент, логически дифференцируют положительную структуру аргументов первой промежуточной суммы, формируют положительный аргумент сквозного переноса в очередном старшем разряде второй промежуточной сумме, и дополнительный условно отрицательный аргумент в младшем разряде второй промежуточной суммы аналоговых сигналов, которую совмещают со структурой первой промежуточной суммы, исключают в соответствующих разрядах одновременную активность условно отрицательных аргументов и формируют результирующую сумму аналоговых сигналов в позиционном формате.