С.ГУН и др. Сверхбольшие интегральные схемы и современная обработка сигналов. - М.: Радио и связь, 1989, с.269-272, 287-294. SU 951299 A1, 15.08.1982. SU 1432512 A1, 23.10.1988. EP 0453641 A2, 30.10.1991. US 7606852 B2, 20.10.2009.
Имя заявителя:
Бабенко Виктор Николаевич (RU)
Изобретатели:
Бабенко Виктор Николаевич (RU)
Патентообладатели:
Бабенко Виктор Николаевич (RU)
Реферат
Изобретения относятся к вычислительной технике и предназначены для использования в высокопроизводительных вычислительных системах, в частности в системах цифровой обработки сигналов, работающих в режиме реального времени, в системах управления скоротечными процессами, в качестве средства повышения производительности персональных компьютеров при решении задач, связанных с упрощением вида матриц систем линейных уравнений (алгебраических и дифференциальных), реализуемого как подсхема в составе арифметического процессора или же в составе отдельного устройства (спецпроцессора). Техническим результатом является уменьшение количества сумматоров, требующихся для нормировки, и повышение производительности. В одном из вариантов устройство содержит блок псевдовращений и блок нормировки, на вход подаются компоненты двумерного вектора, на выходах получают первую (ненулевую) компоненту результирующего вектора и код угла поворота, при этом вход блока нормировки соединен с выходом блока псевдовращений и представляет собой шестизвенную цепочку каскадов, в которой выход предыдущего каскада соединен с входом последующего, при этом в каждый каскад наряду с вычитателем (сумматором) входит регистр, вход регистра является входом каскада, выход регистра соединен с первым входом вычитателя (сумматора), а выход вычитателя (сумматора) является выходом каскада. 2 н.п. ф-лы, 3 ил.