На данной странице представлена ознакомительная часть выбранного Вами патента
Для получения более подробной информации о патенте (полное описание, формула изобретения и т.д.) Вам необходимо сделать заказ. Нажмите на «Корзину»
АНАЛОГО - ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ | |
Номер публикации патента: 2024194 | |
Редакция МПК: | 5 | Основные коды МПК: | H03M001/48 | Аналоги изобретения: | 1. Авторское свидетельство СССР N 1311025, кл. H 03M 1/48, 1985. |
Имя заявителя: | Научно-исследовательский институт измерительных систем | Изобретатели: | Капля Э.И. | Патентообладатели: | Научно-исследовательский институт измерительных систем |
Реферат | |
Изобретение относится к области аналого-цифрового преобразования. Цель изобретения - расширение области применения за счет преобразования сигнала с составляющей вида . Устройство для преобразования сигнала содержит компаратор, ОЗУ, ЦАП, источник опорного сигнала, блок оценки максимума, мажоритарный элемент, генератор тактовых импульсов, реверсивный счетчик, блок оценки минимума, триггер, блок оценки знака первой производной входного сигнала, входную шину, выход знака производной, выходную шину данных, которая через ОЗУ соединена с группой выходов реверсивного счетчика и соответствующими входами ЦАП, блока оценки максимума и блока оценки минимума, выходы которых через мажоритарный элемент соединены с информационным входом триггера, причем третий вход мажоритарного элемента соединен с входом устройства через компаратор, другой вход которого соединен с источником опорного сигнала через ЦАП, генератор тактовых импульсов соединен с первым входом блока оценки знака производной входного сигнала, а через второй вход триггера с другим его входом, блок запись-считывание, блок адаптации к скорости изменения входного сигнала, первый вход которого соединен с генератором тактовых импульсов, второй вход - с выходом блока оценки знака производной, а его выход соединен с другим входом реверсивного счетчика, группа выходом - с группой выходов устройства, группа управляющих входов соединена с группой входом блока адаптации к скорости входного сигнала, вторая группа выходов которого соединена с группой входов блока запись-считывание, один вход которого соединен с вторым входом триггера и генератором тактовых импульсов, второй - с вторым входом устройства, а группа выходов подключена к ОЗУ, блок выделения момента прекращения изменения начала изменения входного сигнала, первый вход которого соединен с генератором тактовых импульсов, второй вход - с выходом триггера, а первый его выход - с блоком адаптации к скорости изменения входного сигнала, второй выход - с группой информационных входов ОЗУ. 2 з.п.ф-лы, 6 ил.
|