На данной странице представлена ознакомительная часть выбранного Вами патента
Для получения более подробной информации о патенте (полное описание, формула изобретения и т.д.) Вам необходимо сделать заказ. Нажмите на «Корзину»
ЦИФРОВОЙ ФИЛЬТР | |
Номер публикации патента: 2024183 | |
Редакция МПК: | 5 | Основные коды МПК: | H03H017/04 | Аналоги изобретения: | 1. Авторское свидетельство СССР N 904201, кл. H 03H 18/04, 1980. |
Имя заявителя: | Самарский отраслевой научно-исследовательский институт радио | Изобретатели: | Бакеев В.Б. Елисеев С.Н. Лютов С.Д. Муштаков Е.А. Шайхутдинов В.В. | Патентообладатели: | Бакеев Владимир Борисович Елисеев Сергей Николаевич Лютов Станислав Дмитриевич Муштаков Евгений Алексеевич Шайхутдинов Валерий Василь |
Реферат | |
Изобретение относится к вычислительной технике и может быть использовано в системах цифровой обработки сигналов. Целью изобретения является повышение быстродействия. Поставленная цель достигается тем, что в устройстве, содержащем первый 6, второй 10 и третий 11 адресные счетчики, адресные входы которых подключены к выходам опорного генератора 7, а выходы первого и второго из которых подключены соответственно к первому и второму адресным входам первого блока 8 постоянной памяти, а также входной регистр 3, информационный вход которого является входом устройства цифровой фильтрации, выходом которого является выход выходного регистра 2, между выходом третьего адресного счетчика 11 и информационным входом выходного регистра 2 включены последовательно второй блок 9 постоянной памяти, оперативное запоминающее устройство (ОЗУ) 4 и умножитель-накопитель 1, между выходом третьего адресного счетчика и информационным входом умножителя-накопителя 1 включен блок 5 памяти коэффициентов, другой адресный вход которого объединен с другим адресным входом второго блока 9 постоянной памяти и с первым адресным входом первого блока 8 постоянной памяти, управляющий выход которого соединен с управляющими входами ОЗУ, входного и выходного регистров и умножителя-накопителя, а адресный выход - с другим адресным входом ОЗУ, при этом выход умножителя-накопителя 1 объединен с выходом входного регистра 3 и входом-выходом ОЗУ. 1 ил.
|