На данной странице представлена ознакомительная часть выбранного Вами патента
Для получения более подробной информации о патенте (полное описание, формула изобретения и т.д.) Вам необходимо сделать заказ. Нажмите на «Корзину»
СПОСОБ ПЕРЕДАЧИ И ПРИЕМА ЦИФРОВОГО СИГНАЛА С ВРЕМЕННЫМ УПЛОТНЕНИЕМ И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ | |
Номер публикации патента: 2099873 | |
Редакция МПК: | 6 | Основные коды МПК: | H04B003/02 | Аналоги изобретения: | ЕР, заявка, 0275406 А1, кл. H 04 L 7/02, 1988. |
Имя заявителя: | Сименс АГ (DE) | Изобретатели: | Ханс-Отто Керстен[DE] Хорст Вильд[DE] | Патентообладатели: | Сименс АГ (DE) | Номер конвенционной заявки: | P 4102722.1 | Страна приоритета: | DE |
Реферат | |
Изобретение относится к технике связи при передаче цифровых сигналов для получения уплотненного сигнала и синхронизации с ним приемного уплотненного сигнала. В плезиохронно-цифровой иерархии сигналы одного уровня лишь приблизительно имеют одинаковые тактовые частоты и поэтому подлежат обязательной плезиохронной обработке. Однако необходимо синхронное взаимодействие передаваемого и приемного уплотненных сигналов. Это возможно, если в предыдущей и приемной частях устройства создаются вспомогательные группы, при которых между байтами данных (SD) пропускаются нулевые биты (LB). Эти нулевые биты устраняются с помощью последовательно-параллельного преобразования, накоплением и параллельно-последовательным преобразованием при участии вспомогательного тактового сигнала Th. Подстройка тактового сигнала приема к передаваемому осуществляется соответственно введением или исключением одного или нескольких нулевых бит между двумя байтами данных (SD) на стороне приема. Устройство содержит на стороне передачи А последовательно-параллельный преобразователь 1 кода, параллельный регистр 2, параллельно-последовательный преобразователь 3 кода, первый и второй делители 5, 4 частоты, блок 6 формирования сигнала цикловой синхронизации, вспомогательный тактовый генератор 7, на стороне приема В - блок 8 выделения сигнала цикловой синхронизации, блок 9 восстановления тактовой частоты, второй делитель 10 частоты, последовательно-параллельный преобразователь 11 кода, параллельный регистр 12, параллельно-последовательный преобразователь 13 кода, первый делитель 14 частоты, блок 15 подстройки фазы. 2 с. и 3 з.п. ф-лы, 5 ил.
|